985本硕在读,熟悉基于ARM Cortex M0/M3平台、RISC-V平台的SoC设计,熟悉AHB、APB总线协议 ; 熟悉处理器结构、片上网络、计算机体系结构等基本知识,熟悉Verilog、Chisel硬件描述语言 ;熟悉C、Python编程语言,了解Make、TCL等脚本语言,了解System Verilog语言和UVM验证环境 ; 熟悉ModelSim、Vivado、VCS、Verdi等工具的使用,熟悉Linux操作环境
基于 RISC-V 处理器的多用途 SoC 研究 2023.09-2024.03
项目简介:基于多种 RISC-V 平台,包括上海安路科技 RISC-V 硬核、平头哥开源项目 E902 和 wujian100 SoC
搭建基于 RISC-V 处理器的多用途 SoC,集成多种硬件加速器,移植 RTOS 嵌入式操作系统。
个人职责:完成 SoC 系统架构设计,进行软硬件功能划分,搭建 SoC 系统;充分集成 GPIO、SD 卡、MIPI 等
外设,自定义 AHB 总线外设,设计最小二乘法、灰度世界算法的硬件加速器;利用 C 语言编写驱动程序,移
植 RTOS 嵌入式操作系统,实现最终功能,撰写设计报告。
复杂 SoC PHM 技术 . 2023.12-2024.12
项目简介:复杂 SoC 的老化过程受到多种器件级老化效应的影响,该项目面向处理器核心,在芯片运行过程
中对可靠性进行监测,实现故障预警以及失效预测。
个人职责:在 RTL 级实现 SoC 老化监控系统,包含用于状态监测的老化传感器、用于数据传输的片上传感网
络,搭建加速寿命实验以验证逻辑电路老化预测方法。使用 Python 完成对实验数据的采集、清洗及滤波,实
现多种机器学习算法(SVR,ARMA 等)对数据进行分析,最终较为准确的完成对处理器计算电路老化状态的
预测。
面向神经网络卷积加速器研究 2024.09-2024.11
项目简介:面对复杂图像识别的应用场景,以实现一种基于 CNN 的较为普适性的高性能卷积加速器。
个人职责:完成系统总体架构设计,独立完成卷积加速器设计,实现基于 AXI 的总线接口,基于 PCIE、以太
网的物理接口。最终在 Linux 主机上实现图像以及视频识别加速的功能。
基于 ARM Cortex-M0/M3 SoC 技术路线探索 2024.03-2024.06
项目简介:搭建基于 Arm Cortex-M0/M3 的 SoC,实现从系统设计、编写 Verilog、仿真、FPGA 验证、Keil 编
程调试一整套开发流程,并被作为电子科技大学示范性微电子学院研究生课程系统级芯片设计课程实验。
个人职责:完成所有上述工作,编写实验指导书
可兼职时间
可兼职地点
0条评论 雇主评价